diff --git a/test/test_axi.py b/test/test_axi.py index f76d2d84c..afc6f8ef1 100644 --- a/test/test_axi.py +++ b/test/test_axi.py @@ -371,7 +371,7 @@ class TestAXI(unittest.TestCase): addr = 0x34 yield axi_port.ar.addr.eq(addr * dut.mem.bus.data_width // 8) yield axi_port.ar.valid.eq(1) - yield axi_port.ar.burst.eq(0) + yield axi_port.ar.burst.eq(0b1) # CHECKME. yield axi_port.ar.len.eq(0) yield axi_port.ar.size.eq(log2_int(axi_port.data_width // 8)) yield axi_port.r.ready.eq(1) @@ -392,7 +392,7 @@ class TestAXI(unittest.TestCase): data = 0x98761244 yield axi_port.aw.addr.eq(addr * 4) yield axi_port.aw.valid.eq(1) - yield axi_port.aw.burst.eq(0) + yield axi_port.aw.burst.eq(0b1) # CHECKME. yield axi_port.aw.len.eq(0) yield axi_port.aw.size.eq(log2_int(axi_port.data_width // 8)) yield axi_port.w.strb.eq(2**(len(axi_port.w.data)//8) - 1) @@ -413,6 +413,6 @@ class TestAXI(unittest.TestCase): i += 1 assert data == mem_content, (hex(data), hex(mem_content)) - #dut = DUT(64, 32) - dut = DUT_ref(64, 32) + dut = DUT(64, 32) + #dut = DUT_ref(64, 32) run_simulation(dut, [generator_rd(dut), generator_wr(dut)], vcd_name="sim.vcd")